当前位置:首页 > 科技资讯 >

潮汐架构引领技术新革命,手机大厂芯片底层竞赛实现1+1>2的卓越突破

作者:赵明明 来源:网络整理 发表:2024-01-17 12:14:39 我要点评 作者ID:3

随着科技的飞速发展,潮汐架构正引领着一场技术革命。手机大厂们纷纷加入芯片底层竞赛,力求实现1+1>2的卓越突破。那么,这场竞赛将如何改变我们的生活?潮汐架构又将如...

本文给大家分享的是潮汐架构引领技术新革命,手机大厂芯片底层竞赛实现1+1>2的卓越突破的相关内容!

随着科技的飞速发展,潮汐架构正引领着一场技术革命。手机大厂们纷纷加入芯片底层竞赛,力求实现1+1>2的卓越突破。

那么,这场竞赛将如何改变我们的生活?潮汐架构又将如何引领未来的技术发展?让我们一起探讨这一令人激动的话题。

1月初,OPPO发布了全新的影像旗舰产品OPPO Find X7系列,除了图像之外,这次使用的“潮汐结构”引起了广泛关注,与芯片制造商进一步合作,率先进入“底层技术竞赛”,那么潮汐结构的独特性是什么呢?如何实现底层芯片能力?

潮汐架构引领技术新革命,手机大厂芯片底层竞赛实现1+1>2的卓越突破

首先要了解潮汐结构是如何优化和磨合OPPO和芯片厂的,首先要了解什么是潮汐结构。简单来说,潮汐结构就是OPPO自主研发的芯片软硬件集成技术栈,旨在更好地动态调节芯片的性能,与芯片企业共同研究,打通动态调度环节,需要双方长期沟通调试。在这种背景下,OPPO和Mediatek联合成立实验室,成功实现动态调度软硬件结合功能,实施结果是OPPO潮汐结构,可以带来更好的软硬件动态调度芯片能力。

既然要联合优化,就要了解芯片厂做什么,手机品牌做什么,OPPO潮汐结构的变化在哪里。

潮汐架构引领技术新革命,手机大厂芯片底层竞赛实现1+1>2的卓越突破

一般来说,在手机SOC的设计中,芯片厂会设计L1/L2/L3级缓存,L1是CPU内核指令和数据的缓存,而L2是内核数据的缓存。这两个项目是CPU中单核操作的核心。数据缓存的效率设计决定了CPU单核的性能,而L3是CPU多核之间共享的数据缓存。

在操作较多的情况下,L3越大或效率越高。它将提高CPU的整体性能,这是目前所有芯片的共性,现在多核不仅是相同的规格,所以System缓存同样重要,他们将协调CPU异构核心之间的缓存,将不同级别的数据交给不同规格的核心处理,以更好地发挥效果。

在通常的SOC设计中,手机厂商能接触到的不是以上四个步骤,而是内存和外存的协调,即主存储器和Flash存储器,映射到X86架构中,即内存和硬盘。

除了使用更高速的DDR内存和UFS存储外,手机品牌还将优化DDR和UFS级别,以更好地调用手机内存和存储性能。

整体读写能力不会成为系统的短板,但对于CPU的核心调度,手机厂商却无能为力。

在OPPO潮汐结构的支持下,OPPO与Mediatek的结合下,OPPO可以进入L3缓存和System缓存,即调度优化CPU多核心之间的共享缓存和异构核心之间的缓存,结合OPPO系统的底层,这意味着CPU多核心之间的调度更加聪明,不再是固定的系统级缓存分配策略。系统会自动判断当前运行的程序状态,并可以实时进入CPU多核之间的缓存,分配资源,这意味着除了带来更好的性能外,还可以在保证体验的同时考虑功耗性能。

这就是OPPO Find X7系列潮汐结构和天鸡9300带来更智能和良好的体验基础,通过与芯片厂合作,潮汐结构是手机品牌与芯片品牌的进一步整合,开启基础技术竞争,可以让消费者受益,也可以得到1 1>2的积极效果。

这次,和潮汐架构引领技术新革命,手机大厂芯片底层竞赛实现1+1>2的卓越突破有关内容就为朋友们整理到这里,更多优惠活动资讯信息可查看本站其他栏目。

本站文章来自网络收集整理和网友投稿,如需申请删除,请与站长联系(挑错)。
优惠网专注全国优惠活动资讯信息及各种实用生活经验分享,更多优惠券限时折扣活动在线免费领取。

优惠网微信小程序
广告
优惠网新闻投搞